芯片检测报告流程有哪些

发布日期 :2023-12-21 03:39 编号:13034084 发布IP:113.104.200.150
供货厂家
深圳市讯科标准技术服务有限责任公司  
报价
电议
联系人
陈工 (先生)经理
手机
18002557368
询价邮件
355153109@qq.com
区域
深圳企业认证
地址
深圳市宝安区航城街道九围社区洲石路723号强荣东工业区E2栋二楼
在线咨询:
点击这里给我发消息
让卖家联系我
详细介绍
手机版链接:https://m.trustexporter.com/cz13034084.htm

设计初期系统级芯片测试。 SoC的基础是深亚微米工艺,因此,对Soc器件的测试需要采用全新的方法。由于每个功能元件都有其自身的测试要求,设计工程师必须在设计初期就做出测试规划。

  为SoC设备所做的逐块测试规划必须实现:正确配置用于逻辑测试的ATPG工具;测试时间短;新型高速故障模型以及多种内存或小型阵列测试。对生产线而言,诊断方法不仅要找到故障,而且还要将故障节点与工作正常的节点分离开来。此外,只要有可能,应该采用测试复用技术以节约测试时间。在高集成度IC测试领域,ATPG和IDDQ的可测试性设计技术具备强大的故障分离机制。需要提前规划的其他实际参数包括:需要扫描的管脚数目和每个管脚端的内存数量。可以在SoC上嵌入边界扫描,但并不限于电路板或多芯片模块上的互连测试。尽管芯片尺寸在不断减小,但一个芯片依然可封装几百万个到上1亿个晶体管,测试模式的数目已经增加到前所未有的程度,从而导致测试周期变长,这一问题可以通过将测试模式压缩来解决,压缩比可以达到20%至60%。对现在的大规模芯片设计,为避免出现容量问题,还有必要找到在64位操作系统上可运行的测试软件

  此外,测试软件也面临着深亚微米工艺和频率不断提高所带来的新的测试问题。过去测试静态阻塞故障的ATPG测试模式已不再适用,在传统工具上添加功能模式却难以发现新的故障。较好的方式是,对过去的功能模式组进行分类以判断哪些故障无法检测,然后创建ATPG模式来捕获这些遗漏的故障类型。随着设计容量的增大以及每个晶体管测试时间的缩短,为了找到与速度相关的问题并验证电路时序,必须采用同步测试方法。 同步测试必须结合多种故障模型,包括瞬变模型、路径延迟和IDDQ。业界一些公司认为,将阻塞故障、功能性故障以及瞬变/路径延迟故障结合起来也许是为有效的测试策略。对深亚微米芯片和高频率工作方式,瞬变和路径延迟测试则更为重要。要解决同步测试内核时的ATE精度问题,并降低成本,就必须找到一种新的方法,这种方法能简化测试装置的接口 (瞬变和路径延迟测试要求测试装置接口处时钟准确),同时能保证测试期间信号有足够的度。由于SoC内存块中极有可能存在制造缺陷,因此存储器BIST必须具备诊断功能,一旦发现问题,存在缺陷的地址单元就可以映射到备用地址单元的冗余内存,检测出的故障地址将放弃不用,避免舍弃整个昂贵的芯片。对小型嵌入式内存块进行测试,无需另加门电路或控制逻辑。例如,向量转换测试技术可将功能模式转换为一系列的扫描模式。与BIST方法不同,旁路内存块的功能输入不需要额外的逻辑电路。由于不需要额外的测试逻辑,SoC开发工程师可复用过去形成的测试模式。ATPG工具不仅能并行测试宏而且能够确定是否存在冲突,以及详细说明哪些宏可并行测试,哪些宏为什么不可以并行测试。此外,即使宏时钟与扫描时钟相同(如同步存储器),这些宏也可得到有效测试。

  深圳市讯科标准技术服务有限公司作为独立第三方检测机构,以公正、独立的非当事人身份,根据有关法律、标准或合同所进行的商品检验活动。将长期致力于为多领域客户提供一站式检测服务及绿色解决方案,凭借、高效、的检测服务,协助企业全面提升产品品质!



我们的其他产品
您可能喜欢
检测报告SGS检测报告REACH检测报告广州CE检测报告广州SGS检测报告MSDS检测报告PAHs检测报告
 
相关检测报告产品